PCI-SIG a atins recent o etapă extrem de importantă prin finalizarea standardului PCI Express 7.0, care predictibil, dublează capacitatea de transfer de date al PCI Express 6.0 și cvadruplează cel al PCI Express 5.0, utilizat pe scară largă în prezent.
În urma finalizării standardului, membrii alianței au primit documentația necesară ca să dezvolte și testeze produse bazate pe ea.
Noul standard duce mai departe elementele de bază ale predecesorului său, și anume folosirea standardului PAM4 cu codificare FLIT 1B/1B.
În mod interesant, standardul permite ca semnalul să fie transmis pe 32 GHz. PCI Express 5.0 și 6.0 folosește 16 GHz pentru a atinge 32 GT/s utilizând metoda NRZ. PAM4 permite 64 GT/s. A fost nevoie de multă muncă pentru a atinge și a depăși 32 GHz, deoarece menținerea integrității semnalului la această frecvență de ceas este o sarcină complexă, mai ales la distanțe mari (relativ mari, deoarece se consideră distanța dintre componente locale).
Dar nu numai viteza de transfer a fost îmbunătățită, ci și eficiența energetică, precum și capacitatea de a servi și de a suporta căi electronice mai lungi și mai complexe, reducând necesitatea de repetoare și alte mecanisme care consumă adițional. Acest aspect va fi binevenit și pentru noile tehnologii Ultra Ethernet, 800G Ethernet sau alte similare bazate pe transfer în masă.
Prin urmare, documentația standardul PCI Express 7.0 este disponibilă pentru membrii, inclusiv pentru Intel, AMD și Nvidia. Dacă totul decurge conform planului, testele de interoperabilitate ar putea începe în 2028, iar platformele și produsele care utilizează PCI Express 7.0 ar putea fi disponibile în jurul anului 2028 sau 2029.
Este de remarcat și că PCI-SIG a menționat că se lucrează la explorarea opțiunilor de dezvoltare pentru PCI Express 8.0, care probabil va fi disponibil în jurul anului 2030, dacă totul merge bine. Pare plictisitor, dar și aceasta se va baza pe dublarea capacităților.